2012中国科学院大学考研真题之电子线路.pdf

返回 相关 举报
2012中国科学院大学考研真题之电子线路.pdf_第1页
第1页 / 共5页
亲,该文档总共5页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述
科目名称:电子线路 第 1 页 共 5 页 中国科学院研究生院 2012年招收攻读硕士学位研究生入学统一考试试题 科目名称:电子线路 考生须知: 1本试卷满分为150分,全部考试时间总计180分钟。 2所有答案必须写在答题纸上,写在试题纸上或草稿纸上一律无效。 一、填空题(每题2分,共58分) 1、由PN结构成的半导体二极管具有的主要特性是 性。 2、半导体二极管的主要参数为 、 、 、 。 3、双极型晶体管工作在放大区的偏置条件是发射结 、集电结 。 4、放大器级间耦合方式有三种: 耦合; 耦合; 耦合;在集成电路中通常采用 耦合。 5、当信号频率等于放大电路的 fl或 fh时,放大电路的放大倍数下降到中频时的 倍,及增益下降 dB。 6、用待传输的低频信号去改变高频信号的幅度称为 ,未被调制的高频信号是运载信息的工具,称为 。 7、场效应管的低频跨导描述了 电压对 电流的控制作用。 8、集成运放电路的频率补偿方法可分为 和 两大类。 9、差分放大器的基本特点是放大 、抑制 。 10、振荡电路的平衡条件是 ,正反馈才能保证振荡电路的 。 11、在放大电路中为了提高输入电阻应引入 负反馈,为了降低输出电阻应引入 负反馈。 12、有源滤波器按电路的幅频特性可分为低通滤波、高通滤波、 、 和全通滤波五种。 13、十进制数(257.125)10的八进制表示形式是 。 14、数字电路中,8bit二进制补码表示的算术运算2 2 2(01011100) (11111000) (01010100) 的十进制表示运算式是 。 15、 图1所示逻辑电路的逻辑函数 ( , , )Y F A B C最小项之和为 。 图1 科目名称:电子线路 第 2 页 共 5 页 16、图2所示的逻辑门电路(G为TTL门),F的逻辑表达式为 。 图 2 图 3 17、图3所示电路 (填“存在”或“不存在”)竞争-冒险。 18、门电路有下列参数: (min) (max) (min)2.4 , 0.4 , 2.0 ,OH OL IHV V V V V V (max) 0.8ILV V 。由这些参数可知这款门电路的输入低电平噪声容限为 V 。 19、CMOS电路存在锁定现象的根源是其内部存在寄生的 结构。 20、D触发器的特性方程为 。 21将两个OC结构的非门“线与”连接起来可以得到 逻辑功能。 22、设计带进位输出端的13进制计数器需要 个触发器。 23、图4是某EPROM的DATASHEET关于芯片管教定义部分的截图,从图中可以看出该芯片的存储容量是 Kbits。 图4 24、石英晶体多谐振荡器的振荡频率取决于 。 25、CMOS反向器G1、G2及电阻组成的图5所示电路为 触发器,若G1、G2的阈值电压为12TH DDV V ,则此电路的正向阈值电压 TV 。 图5 1&1& YABC& F A B R1 1K R2 2K 科目名称:电子线路 第 3 页 共 5 页 26、某D/A转换电路,当输入数字量为10000000时,输出电压为5V,则该电路的分辨率为 mV,当输入数字量为01010000时,输出电压为 V。 27、555定时器是一种多用途的数字-模拟混合集成电路。通过外接少数电阻电容,利用555定时器可以方便地构成 、 和 等常用电路。 28、图6所示,由4位全加器74LS283构成电路中,输入DCBA为十进制数的余3码BCD码,则输出Y3Y2Y1Y0为对应十进制数的 BCD码。 29、图7是某AD芯片DATASEET的部分内容, 据此判断此AD芯片的分辨为 。 图 6 图7 二、基本放大器如图8所示,已知晶体管的 100 , V7.0VBE(on) , 300bbr ,cer 可忽略, K32.RE , BQIII 1021 , 1C , 2C 和 eC 均可视为中频交流短路。(18分) 科目名称:电子线路 第 4 页 共 5 页 (1)欲使 mAICQ 1 , V6CEQV ,试确定 1BR , 2BR 和 CR 的值;(7分) (2)设 K3.4LR ,计算该放大器的中频增益 ?iov vvA (5分) (3)试求电容 1C 确定的下限截止频率 1Lf (设 F101 C )。(6分) 图9 三、如图9所示电路,设运放是理想的,试求vo的值。(11分) 四、在图10(a)所示电路中,运放和二极管D1均为理想的,稳压二极管D2和 D3的性能相同, V6V Z , V7.0V )( onD 。(18分) (1) 试求A1和A2电路的电压传输特性,画出 io vv 1 和 io vv 2 波形;(10分) (2) 若 iv 为图10(b)所示的信号,试分别画出 1ov 和 2ov 的波形;(8分) 五、已知逻辑函数 0F ABE BCDE BCDE BCDEABCDE ABCDE BCD ,分别用最少量的与非门和最少量的或非门实现此电路。(12分) 科目名称:电子线路 第 5 页 共 5 页 六、具有三态输出控制的触发器电路及输入信号波形如图11所示,试分析该电路并画出Q1、Q1、Q2、Q2的波形。(10分) 七、用D触发器和逻辑门设计三相脉冲发生器电路,要求输出如图12所示波形。(15分) 图 12 八、CMOS门构成的电路如图13(a)所示,其中CMOS门电路 OH DDV V , 0OLV ,12TH DDV V 。已知输入触发信号的波形如图 13(b)所示,且相邻脉冲间隔可以保证电路正常工作。求暂态持续时间表达式并画出电路中各节点的波形。(8分) 图 13 VDDvI vd vo1vI2voRCRdCd 10vI(b)(a)1
展开阅读全文
相关资源
相关搜索
资源标签

考研文库@kaoyanwenku.com